Un procedimiento para la clasificación y verificación priorizada de fpgas de bajo coste ante aplicaciones sectoriales electrónicas

  1. CIFREDO CHACÓN, MARIA ÁNGELES
Dirigida por:
  1. Diego Gómez Vela Director/a
  2. Juan Manuel Barrientos Villar Codirector/a

Universidad de defensa: Universidad de Cádiz

Fecha de defensa: 05 de marzo de 2010

Tribunal:
  1. Eduardo I. Boemo Scalvinoni Presidente/a
  2. Ángel Quirós Olozábal Secretario
  3. Santiago Sánchez Solano Vocal
  4. Carlos Jesús Jiménez Fernández Vocal
  5. Gustavo Daniel Sutter Capristo Vocal

Tipo: Tesis

Teseo: 287896 DIALNET lock_openRODIN editor

Resumen

Esta tesis propone un método para establecer un orden de idoneidad, en distintos mercados, de dispositivos programables FPGA basado en un análisis de prestaciones frente a precio. Para determinar este orden se ha utilizado un conjunto de circuitos pertenecientes al repositorio público Opencores, descartando aquellos que han supuesto diferentes interpretaciones por parte de las herramientas de diseño. Como trabajo experimental, el análisis se ha extendido al subconjunto de modelos de FPGAs consideradas como de bajo costede los fabricantes Xilinx y Altera, habiéndose empleado los entornos de desarrollo gratuitos ofrecidos por dichos fabricantes. Para realizar el análisis se han desarrollado varias aplicaciones informáticas que permiten implementar y analizar de forma automática todos los circuitos sobre todos los dispositivos, leyendo los parámetros evaluables y filtrando las FPGAs por precio y características constructivas. Estas aplicaciones devuelven finalmente una clasificación basada en una puntuación que relaciona cinco magnitudes con el precio por unidad de cada dispositivo analizado. El conjunto de circuitos utilizados como patrón es ampliable, así como el total de modelos de FPGAs tomados como muestra de estudio. Las aplicaciones desarrolladas aceptan estas modificaciones iniciando un nuevo proceso de puntuación y clasificación.