Análisis y evaluación de los modelos estadísticos para el diseño de circuitos integrados

  1. J.J. Sáenz-Noval 1
  2. E.F. Roa-Fuentes 1
  1. 1 Universidad Industrial de Santander, Escuela de Ingeniería Eléctrica y Electrónica
Revista:
Ingeniería, investigación y tecnología

ISSN: 1405-7743 2594-0732

Año de publicación: 2011

Volumen: 12

Número: 4

Tipo: Artículo

Otras publicaciones en: Ingeniería, investigación y tecnología

Resumen

Los modelos estadísticos para circuitos integrados (CI) permiten estimar antes de la fabricación el porcentaje de dispositivos aceptables en el lote de fabricación. Actualmente, Pelgrom es el modelo estadístico más aceptado en la industria; sin embargo, se derivó de una tecnología micrométrica, la cual no garantiza confiabilidad en los procesos de fabricación nanométricos. Este trabajo considera tres de los modelos estadísticos más relevantes en la industria y evalúa sus limitaciones y ventajas en el diseño analógico, de manera que el diseñador tenga un mejor criterio en su elección. Además, se muestra cómo pueden utilizarse varios modelos estadísticos para cada una de las fases y propósitos de diseño.

Referencias bibliográficas

  • Coitinho, R,Spiller, L,Schneider, M,Galup-Montoro, C. (2001). A Simplified Methodology for the Extraction of the ACM MOST Model Parameters, Integrated Circuits and Systems Design. 14 Symposium.
  • Croon, J,Rosmeulen, M,Decoutere, S,Sansen, W,Maes, H. An Easy-to-Use Mismatch Model for the MOS Transistor. Solid-State Circuits, IEEE Journal. 37. 1056-1064
  • Drennan, P,McAndrew, C. Understanding MOSFET Mismatch for Analog Design. Solid-State Circuits, IEEE Journal. 38. 450-456
  • Filho, O.G.. Um Modelo Compacto do Transistor MOS para Simulacão de Circuitos.
  • Galup-Montoro, C,Schneider, M,Klimach, H,Arnaud, A. A Compact Model of MOSFET Mismatch for Circuit Design. Solid-State Circuits, IEEE Journal. 40. 1649-1657
  • Galup-Montoro, C,Schneider, M,Cunha, A,De Sousa, F,Klimach, H,Siebel, O. The Advanced Compact MOSFET (ACM) Model for Circuit. Analysis and Design. Custom Integrated Circuits Conference. 2007.
  • Kinget, P. Device Mismatch and Tradeoffs in the Design of Analog Circuits. Solid-State Circuits, IEEE Journal. 40. 1212-1224
  • Lakshmikumar, K,Hadaway, R,Copeland, M. Characterisation and Modeling of Mismatch in MOS Transistors for Precision Analog Design. Solid-State Circuits, IEEE Journal. 21. 1057-1066
  • Lei, J,Lima-Filho, P,Styblinski, M,Singh, C. Propagation of Variance Using a New Approximation in System Design of Integrated Circuits. Proceedings of the IEEE 1998 National. Aerospace and Electronics Conference. 1998.
  • Pelgrom, M,Duinmaijer, A,Welbers, A. Matching Properties of MOS Transistors. Solid-State Circuits, IEEE Journal. 24. 1433-1439
  • Serrano-Gotarredona, T,Linares-Barranco, B,Velarde-Ramirez, J. A Precise CMOS Mismatch Model for Analog Design from Weak to Strong Inversion. Proceedings of the 2004 International Symposium. 1.
  • Yang, H,Macary, V,Huber, J,Min, W.G.,Baird, B,Zuo, J. Current Mismatch Due to Local Dopant Fluctuations in MOSFET Channel. Electron Devices, IEEE Transactions. 50. 2248-2254