Departament: Ingeniería en Automática, Electrónica, Arquitectura y Redes de Computadores

Àrea: Electrònica

Grup d'investigació: Diseño de Circuitos Microelectrónicos

Correu: angel.quiros@uca.es

Àrees PAIDI: Tecnologías de la Información y la Comunicación

Doctor per la Universidad de Cádiz amb la tesi Síntesis automática de un equipo de test bajo la Norma IEEE 1149.1 (boundary Scan) 2002. Dirigida per Dr/a. Diego Gómez Vela.

Mi labor ha estado y está centrada en el desarrollo de soluciones hardware específicas basadas en la síntesis automática de circuitos a partir de descripciones en VHDL y optimizadas para su implementación en FPGAs. Los campos de aplicación de estos desarrollos han sido variados, tales como circuitos para la automatización del test Boundary Scan (JTAG), procesadores específicos de señal con aplicación en la evaluación de la calidad del suministro eléctrico, controladores optimizados para bobinas destinadas a la electro-estimulación o emuladores digitalizados del comportamiento de redes neuronales.